Top > Back > 学術論文・プロシーディングス・著作 の検索結果 48 件中 31‐48 件目
| Electric-Energy Generation through Variable-Capacitive Resonator for Power-Free LSI |
| [ 全著者名 ] M. Miyazaki, H. Tanaka, G. Ono, T. Nagano, N. Ohkubo, and T. Kawahara |
| [ 掲載誌名 ] IEICE T ELECTRON |
| [ 掲載年月 ] 2004年 4月 |
| [ 著作区分 ] レフェリー付学術論文(外国語) |
| Review and future prospects of low-voltage RAM circuits |
| [ 全著者名 ] Y. Nakagome, M. Horiguchi, T. Kawahara, and K. Itoh |
| [ 掲載誌名 ] IBM J RES DEV |
| [ 掲載年月 ] 2003年 9月 |
| [ 著作区分 ] レフェリー付学術論文(外国語) |
| Internal Voltage Generator for Low Voltage, Quarter-Micrometer Flash Memories |
| [ 全著者名 ] T. Kawahara, S. Saeki, Y. Jyouno, N. Miyamoto, T. Kobayashi, and K. Kimura |
| [ 掲載誌名 ] IEEE JOURNAL OF SOLID-STATE CIRCUITS |
| [ 掲載年月 ] 1998年 1月 |
| [ 著作区分 ] レフェリー付学術論文(外国語) |
| 20-Mb/s Erase/Record Flash Memory by Asymmetrical Operation |
| [ 全著者名 ] T. Kawahara, Y. Jyouno, S. Saeki, N. Miyamoto, and K. Kimura |
| [ 掲載誌名 ] IEEE JOURNAL OF SOLID-STATE CIRCUITS |
| [ 掲載年月 ] 1998年 1月 |
| [ 著作区分 ] レフェリー付学術論文(外国語) |
| Bit-line clamped sensing multiplex and accurate high-voltage generator for 0.25 um Flash memories |
| [ 全著者名 ] T. Kawahara, T. Kobayashi, Y. Jyouno, S. Saeki, N. Miyamoto, T. Adachi, M. Kato, A. Sato, J. Yugami, H. Kume, and K. Kimura |
| [ 掲載誌名 ] IEEE J SOLID-ST CIRC |
| [ 掲載年月 ] 1996年 11月 |
| [ 著作区分 ] レフェリー付学術論文(外国語) |
| High reliability electron-ejection method for high density flash memories |
| [ 全著者名 ] T. Kawahara, N. Miyamoto, S.-I. Saeki, Y. Jyouno, M. Kato, and K. Kimura |
| [ 掲載誌名 ] IEEE JOURNAL OF SOLID-STATE CIRCUITS |
| [ 掲載年月 ] 1995年 12月 |
| [ 著作区分 ] レフェリー付学術論文(外国語) |
| Low-Power Chip Interconnection by Dynamic Termination |
| [ 全著者名 ] T. Kawahara, M. Horiguchi, J. Etoh, T. Sekiguchi, K. Kimura, and M. Aoki |
| [ 掲載誌名 ] IEEE JOURNAL OF SOLID-STATE CIRCUITS |
| [ 掲載年月 ] 1995年 9月 |
| [ 著作区分 ] レフェリー付学術論文(外国語) |
| Dynamic Terminations for Low-Power High-Speed Chip Interconnection in Portable Equipment |
| [ 全著者名 ] T. Kawahara, M. Aoki, and K. Kimura |
| [ 掲載誌名 ] IEICE TRANSACTIONS ON ELECTRONICS |
| [ 掲載年月 ] 1995年 4月 |
| [ 著作区分 ] レフェリー付学術論文(外国語) |
| A Charge Recycle Refresh for Gb-Scale DRAM's in File Applications |
| [ 全著者名 ] T. Kawahara, Y. Kawajiri, M. Horiguchi, T. Akiba, G. Kitsukawa, T. Kure, and M. Aoki |
| [ 掲載誌名 ] IEEE J SOLID-ST CIRC |
| [ 掲載年月 ] 1994年 6月 |
| [ 著作区分 ] レフェリー付学術論文(外国語) |
| Subthreshold Current Reduction for Decoded-Driver by Self-Reverse Biasing |
| [ 全著者名 ] T. Kawahara, M. Horiguchi, Y. Kawajiri, G. Kitsukawa, T. Kure, and M. Aoki |
| [ 掲載誌名 ] IEEE J SOLID-ST CIRC |
| [ 掲載年月 ] 1993年 11月 |
| [ 著作区分 ] レフェリー付学術論文(外国語) |
| 256Mb DRAM Technologies for File Applications |
| [ 全著者名 ] G. Kitsukawa, M. Horiguchi, Y. Kawajiri, T. Kawahara, T. Akiba, Y. Kawase, T. Tachibana, T. Sakai, M. Aoki, S. Shukuri, K. Sagara, R. Nagai, N. Hasegawa, N. Yokoyama, T. Kisu, H. Yamashita, T. Kure, and T. Nishida |
| [ 掲載誌名 ] IEEE J SOLID-ST CIRC |
| [ 掲載年月 ] 1993年 11月 |
| [ 著作区分 ] レフェリー付学術論文(外国語) |
| A high-speed, small-area, threshold-voltage-mismatch compensation sense amplifier for gigabit-scale DRAM arrays |
| [ 全著者名 ] T. Kawahara, T.Sakata, K.Itoh, Y.Kawajiri, T.Akiba, G.Kitsukawa, and M.Aoki |
| [ 掲載誌名 ] IEEE J SOLID-ST CIRC |
| [ 掲載年月 ] 1993年 7月 |
| [ 著作区分 ] レフェリー付学術論文(外国語) |
| Deep-submicrometer BiCMOS circuit technology for sub-10-ns ECL 4-Mb DRAM's |
| [ 全著者名 ] T. Kawahara, Y. Kawajiri, G. Kitsukawa, K. Sagara, Y. Kawamoto, T. Akiba, S. Kato, Y. Kawase, and K. Itoh |
| [ 掲載誌名 ] IEEE JOURNAL OF SOLID-STATE CIRCUITS |
| [ 掲載年月 ] 1992年 4月 |
| [ 著作区分 ] レフェリー付学術論文(外国語) |
| A circuit technology for sub-10-ns ECL 4-Mb BiCMOS DRAM's |
| [ 全著者名 ] T. Kawahara, Y. Kawajiri, G. Kitsukawa, Y. Nakagome, K. Sagara, Y. Kawamoto, T. Akiba, S. Kato, Y. Kawase, and K. Itoh |
| [ 掲載誌名 ] IEEE JOURNAL OF SOLID-STATE CIRCUITS |
| [ 掲載年月 ] 1991年 11月 |
| [ 著作区分 ] レフェリー付学術論文(外国語) |
| Substrate current reduction techniques for BiCMOS DRAM |
| [ 全著者名 ] T. Kawahara, G. Kitsukawa, H. Highchi, Y. Kawajiri, T. Watanabe, K. Itoh, R. Hori, Y. Kobayashi, and T. Matsumoto |
| [ 掲載誌名 ] IEEE J SOLID-ST CIRC |
| [ 掲載年月 ] 1989年 10月 |
| [ 著作区分 ] レフェリー付学術論文(外国語) |
| A 1-Mbit BiCMOS DRAM using temperature-compensation circuit techniques |
| [ 全著者名 ] G. Kitsukawa, K. Itoh, R. Hori, Y. Kawajiri, T. Watanabe, T. Kawahara, T. Matsumoto, and Y. Kobayashi |
| [ 掲載誌名 ] IEEE JOURNAL OF SOLID-STATE CIRCUITS |
| [ 掲載年月 ] 1989年 6月 |
| [ 著作区分 ] レフェリー付学術論文(外国語) |
| Comparison of CMOS and BiCMOS 1-Mbit DRAM performance |
| [ 全著者名 ] T. Watanabe, G. Kitsukawa, Y. Kawajiri, K. Itoh, R. Hori, Y. Ouchi, T. Kawahara, and T. Matsumoto |
| [ 掲載誌名 ] IEEE JOURNAL OF SOLID-STATE CIRCUITS |
| [ 掲載年月 ] 1989年 6月 |
| [ 著作区分 ] レフェリー付学術論文(外国語) |
| Anisotropic stress-sensitive temperature dependence of the lattice constant of silicon |
| [ 全著者名 ] Y. Soejima, K. Inoue, T. Kawahara, N. Ohama and A. Okazaki |
| [ 掲載誌名 ] Journal of Physics C: Solid State Physics |
| [ 掲載年月 ] 1985年 4月 |
| [ 著作区分 ] レフェリー付学術論文(外国語) |

