Top   >   Back   >   学術論文・プロシーディングス・著作 の検索結果 45 件中 130 件目

Scalable Fully-Coupled Annealing Processing System Implementing 4096 Spins Using 22nm CMOS LSI
[ 全著者名 ] Taichi Megumi, Akari Endo, Takayuki Kawahara
[ 掲載誌名 ] IEEE Access
[ 掲載年月 ] 2024年 1月
[ 著作区分 ] レフェリー付学術論文(外国語)
Scalable fully coupled annealing processing system and multi-chip FPGA implementation
[ 全著者名 ] Kaoru Yamamoto, Takayuki Kawahara
[ 掲載誌名 ] MICROPROCESSORS AND MICROSYSTEMS
[ 掲載年月 ] 2022年 11月
[ 著作区分 ] レフェリー付学術論文(外国語)
Examination of Magnetization Switching Behavior by Bi-Directional Read of Spin-Orbit-Torque MRAM
[ 全著者名 ] Yuwa Kishi, Akihiro Yamada, Mengnan Ke, Takayuki Kawahara
[ 掲載誌名 ] IEEE TRANSACTIONS ON MAGNETICS
[ 掲載年月 ] 2022年 2月
[ 著作区分 ] レフェリー付学術論文(外国語)
Annealing Processing Architecture of 28-nm CMOS Chip for Ising Model With 512 Fully Connected Spins
[ 全著者名 ] Ryoma Iimura, Satoshi Kitamura, Takayuki Kawahara
[ 掲載誌名 ] IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS I-REGULAR PAPERS
[ 掲載年月 ] 2021年 12月
[ 著作区分 ] レフェリー付学術論文(外国語)
A novel Ising model processing achieving all interactions only by adjacent spins for a high-speed solver for versatile Ising machines
[ 全著者名 ] Ryoto Ono, Kenta Someya, Takayuki Kawahara
[ 掲載誌名 ] MICROPROCESSORS AND MICROSYSTEMS
[ 掲載年月 ] 2020年 10月
[ 著作区分 ] レフェリー付学術論文(外国語)
Evaluation and study of spin Seebeck effect in Pt/Y3Fe5O12/Gd3Ga5O12 and Pt/Y3Fe5O12/sapphire systems
[ 全著者名 ] Mengnan Ke, Atsushi Yamamoto, and Takayuki Kawahara
[ 掲載誌名 ] JPN J APPL PHYS
[ 掲載年月 ] 2020年 1月
[ 著作区分 ] レフェリー付学術論文(外国語)
Robustness Evaluation of Restricted Boltzmann Machine against Memory and Logic Error
[ 全著者名 ] Yasushi Fukuda, Zule Xu, Takayuki Kawahara
[ 掲載誌名 ] IEICE T ELECTRON
[ 掲載年月 ] 2017年 12月
[ 著作区分 ] レフェリー付学術論文(外国語)
Evaluation of Correlation Between Orientation of Y3Fe5O12 (YIG) Thin Film and Spin Seebeck Effect
[ 全著者名 ] Atsushi Yamamoto, Makoto Arai, Tetsuya Takimoto, Masatoshi Itoh, Shizutoshi Ando, Shigeru Saito, Takayuki Kawahara
[ 掲載誌名 ] IEEE T MAGN
[ 掲載年月 ] 2017年 11月
[ 著作区分 ] レフェリー付学術論文(外国語)
A Saturating-Integrator-Based Behavioral Model of Ring Oscillator Facilitating PLL Design
[ 全著者名 ] Zule Xu, Takayuki Kawahara
[ 掲載誌名 ] IEICE T ELECTRON
[ 掲載年月 ] 2017年 4月
[ 著作区分 ] レフェリー付学術論文(外国語)
Fluctuation Tolerant Charge-Integration Read Scheme for Ultrafast DNA Sequencing with Nanopore Device
[ 全著者名 ] K. Ono, Y. Yanagawa, A. Kotabe, R. Takemura, T. Nakagawa, T. Iwasaki, and T. Kawahara
[ 掲載誌名 ] IEICE T ELECTRON
[ 掲載年月 ] 2012年 4月
[ 著作区分 ] レフェリー付学術論文(外国語)
Spin-transfer torque RAM technology: Review and prospect (Invited)
[ 全著者名 ] T. Kawahara, K. Ito, R. Takemura, and H. Ohno
[ 掲載誌名 ] MICROELECTRON RELIAB
[ 掲載年月 ] 2012年 4月
[ 著作区分 ] レフェリー付学術論文(外国語)
Highly-scalable disruptive reading and restoring scheme for Gb-scale SPRAM and beyond
[ 全著者名 ] R. Takemura, T. Kawahara, K. Ono, K. Miura, H. Matsuoka, and H. Ohno
[ 掲載誌名 ] SOLID STATE ELECTRON
[ 掲載年月 ] 2011年 4月
[ 著作区分 ] レフェリー付学術論文(外国語)
Challenges toward gigabit-scale spin-transfer torque random access memory and beyond for normally off, green information technology infrastructure (Invited)
[ 全著者名 ] T. Kawahara
[ 掲載誌名 ] J APPL PHYS
[ 掲載年月 ] 2011年 4月
[ 著作区分 ] レフェリー付学術論文(外国語)
Scalable Spin-Transfer Torque RAM Technology for Normally-Off Computing (Invited)
[ 全著者名 ] Takayuki Kawahara
[ 掲載誌名 ] IEEE DES TEST
[ 掲載年月 ] 2011年 1月
[ 著作区分 ] レフェリー付学術論文(外国語)
A 32-Mb SPRAM with 2T1R Memory Cell, Localized Bi-Directional Write Driver and `1'/`0' Dual-Array Equalized Reference Scheme
[ 全著者名 ] R. Takemura, T. Kawahara, K. Miura, H. Yamamoto, J. Hayakawa, N. Matsuzaki, K. Ono, M. Yamanouchi, K. Ito, H. Takahashi, S. Ikeda, H. Hasegawa, H. Matsuoka, and H. Ohno
[ 掲載誌名 ] IEEE J SOLID-ST CIRC
[ 掲載年月 ] 2010年 4月
[ 著作区分 ] レフェリー付学術論文(外国語)
Current-Induced Magnetization Switching in MgO Barrier Magnetic Tunnel Junctions With CoFeB-Based Synthetic Ferrimagnetic Free Layers
[ 全著者名 ] J. Hayakawa, S. Ikeda, K. Miura, M. Yamanouchi, Y-M. Lee, R. Sasaki, M. Ichimura, K. Ito, T. Kawahara, R. Takemura, T. Meguro, F. Matsukura, H. Takahashi, H. Matsuoka, and H. Ohno
[ 掲載誌名 ] IEEE T MAGN
[ 掲載年月 ] 2008年 7月
[ 著作区分 ] レフェリー付学術論文(外国語)
2 Mb SPin-transfer torque RAM (SPRAM)with bit-by-bit bidirectional current write and parallelizing-direction current read
[ 全著者名 ] T. Kawahara, R. Takemura , K. Miura, J. Hayakawa , S. Ikeda , Y. Lee , R. Sasaki , Y. Goto, K. Ito, T. Meguro, F. Matsukura, H. Takahashi, H. Matsuoka, and H. Ohno
[ 掲載誌名 ] IEEE J SOLID-ST CIRC
[ 掲載年月 ] 2008年 1月
[ 著作区分 ] レフェリー付学術論文(外国語)
2-Mb SPRAM design: bi-directional current write and parallelizing-direction current read based on spin-transfer torque switching
[ 全著者名 ] T. Kawahara, R. Takemura, K. Miura, J. Hayakawa, S. Ikeda, Y. M. Lee, R. Sasaki, Y. Goto, K. Ito, T. Meguro, F. Matsukura, H. Takahashi, H. Matsuoka, and H. Ohno
[ 掲載誌名 ] PHYSICA STATUS SOLIDI A-APPLICATIONS AND MATERIALS SCIENCE
[ 掲載年月 ] 2007年 12月
[ 著作区分 ] レフェリー付学術論文(外国語)
SRAMの宇宙線中性子によるマルチエラー解析及びマルチエラー低減技術
[ 全著者名 ] 長田健一、山口憲、河原尊之、斉藤良和
[ 掲載誌名 ] 電子情報通信学会論文誌C
[ 掲載年月 ] 2007年 6月
[ 著作区分 ] レフェリー付学術論文(日本語)
Low-Voltage Embedded RAMs in Nanometer Era (Invited)
[ 全著者名 ] T. Kawahara
[ 掲載誌名 ] IEICE T ELECTRON
[ 掲載年月 ] 2007年 4月
[ 著作区分 ] レフェリー付学術論文(外国語)
Long-Retention-Time, High-Speed DRAM Array with 12-F2 Twin Cell for Sub 1-V Operation
[ 全著者名 ] R. Takemura, K. Itoh, T. Sekiguchi, S. Akiyama, S. Hanzawa, K. Kajigaya, and T. Kawahara
[ 掲載誌名 ] IEICE TRANSACTIONS ON ELECTRONICS
[ 掲載年月 ] 2007年 4月
[ 著作区分 ] レフェリー付学術論文(外国語)
SRAM Circuit With Expanded Operating Margin and Reduced Stand-By Leakage Current Using Thin-BOX FD-SOI Transistors
[ 全著者名 ] Masanao Yamaoka, Ryuta Tsuchiya, and Takayuki Kawahara
[ 掲載誌名 ] IEEE J SOLID-ST CIRC
[ 掲載年月 ] 2006年 11月
[ 著作区分 ] レフェリー付学術論文(外国語)
90-nm process-variation adaptive embedded SRAM modules with power-line-floating write technique
[ 全著者名 ] M. Yamaoka, N. Maeda, Y. Shinozaki, Y. Shimazaki, K. Nii, S. Shimada, K. Yanagisawa, and T. Kawahara
[ 掲載誌名 ] IEEE J SOLID-ST CIRC
[ 掲載年月 ] 2006年 3月
[ 著作区分 ] レフェリー付学術論文(外国語)
Concordant memory design: an integrated statistical design approach for multi-gigabit DRAM
[ 全著者名 ] S. Akiyama, T. Sekiguchi, K. Kajigaya, S. Hanzawa, R. Takemura, and T. Kawahara
[ 掲載誌名 ] IEEE JOURNAL OF SOLID-STATE CIRCUITS
[ 掲載年月 ] 2006年 1月
[ 著作区分 ] レフェリー付学術論文(外国語)
A large-scale and low-power CAM architecture featuring a one-hot-spot block code for IP-address lookup in a network router
[ 全著者名 ] S. Hanzawa, T. Sakata, K. Kajigaya, R. Takemura, and T. Kawahara
[ 掲載誌名 ] IEEE JOURNAL OF SOLID-STATE CIRCUITS
[ 掲載年月 ] 2005年 4月
[ 著作区分 ] レフェリー付学術論文(外国語)
Constant-charge-injection programming: a novel high-speed programming method for multilevel flash memories
[ 全著者名 ] H. Kurata, S. Saeki, T. Kobayashi, Y. Sasago, T. Arigane, K. Otsuga, and T. Kawahara
[ 掲載誌名 ] IEEE JOURNAL OF SOLID-STATE CIRCUITS
[ 掲載年月 ] 2005年 2月
[ 著作区分 ] レフェリー付学術論文(外国語)
SRAM immunity to cosmic-ray-induced multierrors based on analysis of an induced parasitic bipolar effect
[ 全著者名 ] K. Osada, K. Yamaguchi, Y. Saitoh, and T. Kawahara
[ 掲載誌名 ] IEEE JOURNAL OF SOLID-STATE CIRCUITS
[ 掲載年月 ] 2004年 5月
[ 著作区分 ] レフェリー付学術論文(外国語)
Electric-Energy Generation through Variable-Capacitive Resonator for Power-Free LSI
[ 全著者名 ] M. Miyazaki, H. Tanaka, G. Ono, T. Nagano, N. Ohkubo, and T. Kawahara
[ 掲載誌名 ] IEICE T ELECTRON
[ 掲載年月 ] 2004年 4月
[ 著作区分 ] レフェリー付学術論文(外国語)
Review and future prospects of low-voltage RAM circuits
[ 全著者名 ] Y. Nakagome, M. Horiguchi, T. Kawahara, and K. Itoh
[ 掲載誌名 ] IBM J RES DEV
[ 掲載年月 ] 2003年 9月
[ 著作区分 ] レフェリー付学術論文(外国語)
20-Mb/s Erase/Record Flash Memory by Asymmetrical Operation
[ 全著者名 ] T. Kawahara, Y. Jyouno, S. Saeki, N. Miyamoto, and K. Kimura
[ 掲載誌名 ] IEEE JOURNAL OF SOLID-STATE CIRCUITS
[ 掲載年月 ] 1998年 1月
[ 著作区分 ] レフェリー付学術論文(外国語)
Previous | 1 | 2 | Next