河原 尊之

ABOUT TUS

カワハラ タカユキ

河原 尊之教授

KAWAHARA Takayuki

東京理科大学 工学部 電気工学科

サステナブル電子工学研究室

連絡先 〒125-8585  東京都葛飾区新宿6-3-1
TEL : 03-5876-1717 (代表)
ホームページURL
出身大学
1983年  九州大学  理学部  物理学科  卒業
出身大学院
1985年  九州大学  理学研究科  物理学専攻  修士課程 修了
取得学位
九州大学  博士(工学)  論文
研究経歴 1985-1991 高速BiCMOS DRAM開発
1991-1993 低電力DRAM開発 (低リーク電流回路、電荷再利用回路)
1993-1997 高速書換え・大容量フラッシュメモリ開発
1997-1998 生物規範型回路開発
1999-2003 システムLSI及びSRAM用超低電力CMOS回路開発
2003-2005 薄膜BOX構造FD-SOIを用いた低電圧メモリ・回路開発
2005-2007 ペタ級スーパーコンピュータ用低電力回路開発
2005-2011 スピン注入磁化反転メモリ(STT-RAM)開発とその応用展開
2010-2013 DNAシーケンサ用ナノポア及びISFET回路開発
2014-現在 サステナブル電子工学の研究
研究職歴 1985-1990 日立製作所中央研究所 企画員
1990-1996 同所 研究員
1996-1998 同所 主任研究員
1997-1998 スイス連邦工科大学ローザンヌ校(EPFL) 客員研究員
1998-1999 日立製作所システムLSI開発センタ 主任技師
1999-2005 日立製作所中央研究所 ユニットリーダ(主任研究員)
2005-2014 同所 主管研究員
2014- 東京理科大学工学部電気工学科 教授
研究キーワード サステナブル電子工学
研究分野
電子デバイス・電子機器 (サステナブル・電子回路・デバイス工学)
研究課題
・超低消費電力人工知能(AI)素子・回路・システム ・センサ情報処理域拡大とAIデータ解析手法、・スピン流応用(論理、メモリ、発電)
受賞
2020年 12月 10日
Best Paper Award (IEEE APCCAS 2020)
2017年 4月 11日
平成29年度科学技術分野の文部科学大臣表彰 科学技術賞 開発部門 (STT-RAM大容量化回路技術に関する先駆的研究開発)
2015年 10月 14日
Best Poster Award (NVMTS 2015)
2014年 9月 24日
エレクトロニクスソサイエティ賞 (スピン注入磁化反転メモリ(STT-RAM)大容量化回路技術に関する先駆的研究開発)
2010年 4月
IEEE Service Award (for outstanding contributions as ISSCC ITPC Far East regional chair 2008-2010)
2009年 11月
山崎貞一賞( 低リーク電流CMOS基本回路の先駆的研究開発)
2009年 4月
IEEE Service Award (for his leadership in the coordination and conduct of highlights of ISSCC 2009)
2007年 1月
IEEEフェロー
2000年 11月
関東地方発明表彰山梨県知事賞
学会活動
2017年 5月 ~ 2018年 3月
米国電気電子学会(IEEE)産業用エレクトロニクスソサエティ(IES) IEEEフェロー評価委員会委員
2015年 4月 ~ 2016年 2月
米国電気電子学会(IEEE)国際固体素子回路会議(ISSCC) 学会の顧問・助言委員等
2014年 4月 ~ 2015年 2月
米国電気電子学会(IEEE)国際固体素子回路会議(ISSCC) 学会の顧問・助言委員等
2013年 4月 ~ 2014年 2月
米国電気電子学会(IEEE)国際固体素子回路会議(ISSCC) 学会の顧問・助言委員等
2012年 4月 ~ 2014年 3月
米国電気電子学会(IEEE)回路とシステムソサエティ(CASS) IEEEフェロー評価委員会委員
2011年 12月 ~ 2012年 11月
IEEE Biomedical Circuits and Systems Conference (BioCAS) デモセッション委員会チェア
2008年 4月 ~ 2010年 3月
米国電気電子学会(IEEE)国際固体素子回路会議(ISSCC) 国際技術プログラム委員会Far East地域委員長
2008年 1月 ~ 2009年 12月
米国電気電子学会(IEEE)固体回路ソサエティ(SSCS) 特別招聘講師 (Distinguished Lecturer)
2007年 7月 ~ 2013年 6月
IEEE International Memory Workshop (IMW) Scientific committee member
2005年 4月 ~ 2007年 6月
IEEE Symposium on VLSI Circuits セクレタリ/広報
2004年 7月 ~ 2005年 6月
IEEE Symposium on VLSI Circuits 学生論文賞選定委員会チェア
2004年 4月 ~ 2010年 3月
米国電気電子学会(IEEE)国際固体素子回路会議(ISSCC) 幹事委員
2000年 4月 ~ 2007年 2月
米国電気電子学会(IEEE)国際固体素子回路会議(ISSCC) メモリサブコミッティ委員
2000年 4月 ~ 2003年 2月
米国電気電子学会(IEEE)国際固体素子回路会議(ISSCC) 将来技術(TD)サブコミッティ委員
客員教授
専攻分野 サステナブル電子工学
研究分野 極低電力AI回路・システム、自然・社会環境情報計測/処理、スピン流応用
物理世界の(アナログ)情報と、クラウド等にて扱うデジタルビットの情報とを、AIも活用して賢くつなぐ部分の拡張・深堀を進めています。素子・回路・システムの各階層にて新たな原理も探求しながら多様な処理を高速かつ低電力にて行います。サステナブル社会を支えるエレクトロニクスの研究です。(2014.4)
研究テーマ
  1. トピックス(2021年12月)

    ☆2022年1月19-22日ハイブリッド開催(ポプラト/スロバキア)のIEEE SAMI 2022にてM2筆頭論文2件を発表します。2名が遠隔発表となりましょう(内容は修論と同じ)。2年前(2020/1)の同じこの学会でスロバキアへ行きました以降、本研究室としては学生が海外へ行けてはおらず遠隔のみです。6月の欧州の学会(投稿予定)では学生が現地発表できますことを祈ります。

    ☆2022年1月24日遠隔開催 電子情報通信学会研究会にて、M2学生が発表します。スケーラブル全結合型イジングマシンのFPGA実装結果です。

    ☆2022年1月20日遠隔開催 電子情報通信学会研究会にて、B4学生が発表します。ターナリースパースニューラルネットワークのFPGA実装結果です。

    ☆2022年1月10-14日開催(案ニューオーリンズ/米国)のAIP/IEEE MMM/INTERMAG 2022にて、M1学生が遠隔発表します。科研費19K04536(SOT-RAM高信頼化)の成果です。

    ☆2021年10月19-22日遠隔開催 CEATECに出展しました。
    "スケーラブルな全結合型イジングLSIシステム"

    ☆2021年10月6日遠隔開催 理科大/JST 新技術説明会にて発表しました。
    "量子コンピュータと同等な計算能力を有する半導体コンピュータ"
    資料: https://shingi.jst.go.jp/pdf/2021/2021_tus_004.pdf
     

  2. 28-nm CMOS, Fully Spin-to-spin Connected 512-Spin, Annealing Processing Chip

     A research group led by Professor Takayuki Kawahara at Tokyo University of Science (Department of Electrical Engineering, Faculty of Engineering) has developed the world’s first artificial intelligence integrated circuit (AI chip) based on fully coupled semiconductor annealing method for solving combinatorial optimization problems. This new chip architecture implements 512 fully coupled spin states in a chip measuring 2.16 mm × 2.70 mm made using 28 nm CMOS semiconductor processing. With this chip, it is possible to instantly solve a traveling salesman problem with 22 cities, which is a task that would take 1,200 years to perform on a high-performance von Neumann CPU. Using the technique we developed, we can implement a compact high-performance system with low power requirements for office equipment and tablet terminals that can easily find optimal solutions from large numbers of combinations. This technology is expected to become very widespread in the future.
    (成果の一部はNEDO委託事業の結果です:2018/10-2019/09(先導調査研究枠)"高効率・高速処理を可能とするAIチップ・次世代コンピューティングの技術開発/革新的AIエッジコンピューティング技術の開発/隣接セル間のみながら全結合を実現した汎用イジングマシンLSIとAIエッジデータ処理システムの研究開発")

  3. 全結合型半導体イジングマシンチップ

    ①https://engineer.fabcross.jp/archeive/200123_tusac.html
    "東京理科大、世界初となる全結合型半導体アニーリング方式を搭載したAIチップを開発" (2020.1)、②飯村凌馬、河原尊之, "スピンスレッド機能を応用したイジングマシンの高速化," 電子情報通信学会ソサイエティ大会 (2020.9)、③山本薫、柯夢南、河原尊之, "16スピン全結合型フル機能イジングモデル回路の小型FPGA実装," 電子情報通信学会ソサイエティ大会 (2020.9)、④田口雄大、飯村凌馬、北村知士、河原尊之, "FPGAシミュレーションによるイジングモデルを用いた巡回セールスマン問題の応用," 電子情報通信学会総合大会 (2020.3)、⑤飯村凌馬、北村知士、河原尊之, "イジングモデルLSI実装におけるキンググラフと全結合モデルの比較," 電子情報通信学会総合大会 (2020.3)、⑥北村知士、飯村凌馬、河原尊之, "折り畳み相互作用を搭載した全結合イジングモデル回路," 電子情報通信学会総合大会 (2020.3)

  4. AI on Things  ( ゜-゜)/゜AIonT

    人工知能をモノに搭載しましょう。
    日本が得意な"組み込みマイコン"の"AI化"でもあります。
    または、どこでもAI、ユビキタスAI、・・・。
    ”AI on Things”: "Things" with advanced information-processing, artificial intelligence (AI), capability to lead to the evolution of current IoT society.

  5. 極低電力人工知能(AI)回路・システム

    ①比江嶋龍也、川島舜、柯夢南、河原尊之, "Swarm AIに基づく複数ロボットの同期行動と協調行動の有効性," 電子情報通信学会技術研究報告 (2020.1)、②Tatsuya Hiejima, Shun Kawashima, Mengnan Ke, Takayuki Kawahara, "Effectiveness of Synchronization and Cooperative Behavior of Multiple Robots Based on Swarm AI," IEEE APCCAS 2019 (2019.11)、③比江嶋龍也、河原尊之, "スウォーム人工知能に基づく掃除ロボット群の協調行動シミュレーション," 電子情報通信学会ソサイエティ大会 (2019.9)、④Akira Minamisawa, Ryoma Iimura, Takayuki Kawahara "High-speed Sparse Ising Model on FPGA," IEEE MWSCAS 2019 (2019.8)、 ⑤Yasuhiko Yoshida, Ryo Oiwa, Takayuki Kawahara "Ternary Sparse XNOR-net for FPGA Implementation," IEEE ISNE 2018 (2018.5)、⑥Yasushi Fukuda, Takayuki Kawahar "Stochastic Weights Binary Neural Networks on FPGA," IEEE ISNE 2018 (2018.5)、⑦吉田康彦、河原尊之, "IoT向け三値化ニューラルネットワークの検討," 電子情報通信学会研究会 (2017.12)、⑧Yasushi Fukuda, Zule Xu, Takayuki Kawahara "Robustness Evaluation of Restricted Boltzmann Machine against Memory and Logic Error," IEICE Transactions on Electronics (2017.12)、⑨Kenta Someya, Ryoto Ono, Takayuki Kawahara, "Novel Ising Model Using Dimension-Control for High-Speed Solver for Ising Machines," IEEE NEWCAS 2016 (2016.6)

  6. 環境/建築(インフラ)/生体情報計測・情報処理システム

    ①Best Paper Award 受賞: Kohei Koike, Kenta Suzuki, Mengnan Ke, Kenjiro Mori, Takumi Ito, Takayuki Kawahara, "Damage-Position Identification of Wooden-House Models for Structural Health Monitoring Using Machine Learning," IEEE APCCAS 2020(2020.12)、②Kenta Suzuki, Kohei Koike, Mengnan Ke, Kenjiro Mori, Takumi Ito, Takayuki Kawahara, "Improvement of Generalization Performance for Timber Health Monitoring using Machine Learning," IEEE APCCAS 2020(2020.12)、③Ryota Tanida, Atsushi Yamamoto, Noriaki Takahashi, Natsuhiko Sakiyama, Sakuya Kishi, Takayuki Kishimoto, So Hasegawa, Kenjiro Mori, Yoichiro Hashizume, Jing Ma, Takashi Nakajima, Mikio Hasegawa, Takahiro Yamamoto, Takumi Ito, Takayuki Kawahara, "Machine Learning Classification Methods Using Data of 3-Axis Acceleration Sensors Equipped with Wireless Communication Means for Locating Wooden House Structural Damage," IEEE APCCAS 2019 (2019.11)、④Noriaki Takahashi, Natsuhiko Sakiyama, Takuji Yamamoto, Sakuya Kishi, Yoichiro Hashizume, Takashi Nakajima, Takahiro Yamamoto, Mikio Hasegawa, Takumi Ito, Takayuki Kawahara, "An Evaluation of Wooden House Health Monitoring System using PVDF Piezoelectric Sensor with 3-layer Neural Network and Inverted Binary-Data Augmentation," IEEE SAMI 2019 (2019.1)

  7. スピン流応用(SOT-RAM:科研費19K04536)

    ①Yuwa Kishi, Akihiro Yamada, Mengnan Ke, Takayuki Kawahara, "
    Evaluation of Read Disturbance Reduction Effect by SOT-MRAM Bi-directional Read on Device Size Dependence" IEEE Intermag 2021 (2021.4)、②Yuwa Kishi, Keisuke Tabata, Mengnan Ke, Takayuki Kawahara, "Evaluation of Read Disturbance Reduction Effect by Bi-directional Read on Ferromagnetic Material Properties of SOT-MRAM," IEEE MMM 2020 (2020.11)、③Y. Kishi, M. Ke, M. Itoh, R. Kashiwa, T. Matsuzaki, T. Kawahara , "Impact of the metal/YIG interfaces in Pt/(W)/Y3Fe5O12/Gd3Ga5O12 and W/Y3Fe5O12/Gd3Ga5O12 structures for spin Seebeck effect," IEEE Intermag 2020 (2020.5)、④Atsushi Yamamoto, Takayuki Kawahara, "Evaluation of Spin Seebeck Effect in Single-crystal and Polycrystal Y3Fe5O12 (YIG)," IEEE MMM-Intermag (2019.1)、⑤Atsushi Yamamoto, Makoto Arai, Tetsuya Takimoto, Masatoshi Itoh, Takayuki Kawahara, "Evaluation of Correlation between Orientation of Y3Fe5O12 (YIG) Thin Film and Spin Seebeck Effect," 応用物理学会春季学術講演(2018.3)、⑥Atsushi Yamamoto, Makoto Arai, Tetsuya Takimoto, Masatoshi Itoh, Shizutoshi Ando, Shigeru Saito, Takayuki Kawahara, "Evaluation of Correlation Between Orientation of Y3Fe5O12(YIG) Thin Film and Spin Seebeck Effect," IEEE Intermag (2017.4)、⑧Hirokazu Kazama, Takayuki Kawahara, "Spin-Orbit Torque MRAM Read Reliability," IEEE Intermag